Riduzione delle dimensioni è di vitale importanza per la progettazione di microchip con delle velocità operative . Disegni efficienti di simulazione forniscono un metodo praticabile di tale griglia progetta ed evita gli errori che si verificano da metodi meno esatti che ignorano alcune caratteristiche , come i motivi . Riduzione gerarchica e analisi

disegni per riduzione dimensionale hanno lavorato senza errori per un numero limitato di tipi di circuito . Analisi degli algoritmi matematici di progettazione in grado di individuare i problemi nell’approccio . Riduzione gerarchica Relaxed affronta il problema analizzando il circuito complessivo di errori , quindi i circuiti secondari che sono contenuti all’interno .

Sovrastima della capacità

I modelli attuali (febbraio 2011) di transistor circuiti non riescono a stimare la fuga o perdita di potenza dai circuiti coinvolti e terreni necessari per il funzionamento sicuro del sistema . Il funzionamento del circuito globale può essere ottenuto soltanto sopravvalutando la potenza necessaria . Questo riduce l’efficienza .

Transistor come la sorgente di corrente

Modelli di reti elettriche hanno usato il transistor come fonte di corrente . Questo non è un metodo efficace , anche se è semplice . Sostituendo algoritmi per il sistema generale con equazioni per ogni interruttore , l’efficienza del sistema migliorato .