Bistabili registri a scorrimento sono un elemento fondamentale dei sistemi di comunicazione elettronica , nonché i sistemi di test e misura . In questi sistemi , un registro a scorrimento di blocco viene utilizzato per catturare i dati in arrivo da un flusso di dati digitali seriali a intervalli predefiniti . Una volta che i dati sono agganciato ( catturati ) , un microprocessore leggerà i dati e sia di processo o conservarla in memoria . In alternativa , in un sistema di prova e misurazione , i dati acquisiti vengono convertiti in un segnale analogico con un convertitore analogico digitale ( ADC ) . Istruzioni

1

applicare un segnale di clock ( un’onda quadra con un duty cycle del 50 per cento ) all’ingresso di clock del registro a scorrimento ad una frequenza fissa che è inferiore alla prescrizione massima frequenza di clock per il registro a scorrimento .

2

dividere la ” frequenza di clock shift register ” da due Utilizzando questo risultato per la frequenza del flusso di dati digitali . Generare il segnale di flusso di dati digitali con un generatore di forma d’onda che è destinato a produrre onde quadre a questa frequenza flusso di dati digitali calcolato. Applicare il flusso di dati digitali dal generatore di forme d’onda all’ingresso seriale del registro a scorrimento della ritenuta.

3

dividere la frequenza di clock shift register per il numero di registro a scorrimento flip-flop utilizzati ( più aggancio circuiti integrati hanno 8 o 16 flop- flop che sono collegati direttamente all’ingresso di 8 o 16 fermi ) . Chiamare questa frequenza la “frequenza di clock fermo . ”

4

ritardare la ” frequenza di clock latch ” ( utilizzando un generatore di forma d’onda o un circuito di ritardo nel percorso della linea di clock latch ) per assicurare gli impulsi di clock di latch arrivano dopo impulsi di clock registro . Impostare questo tempo di ritardo ( spostare orologio fermo Time Clock) tale che il tempo è più lungo del “data -to -clock ” specifica ritardo per flip-flop del registro a scorrimento ma inferiore alla metà del periodo della ” frequenza di clock shift register ” utilizzato ( divisione 1 dal ” frequenza di clock shift register ” per ottenere il periodo della ” frequenza di clock registro a scorrimento “).